数字系统设计与实践-实验🦾

任课教师:燕博南、张诚

_images/logo.jpg

Figure Above: A digital computer trainer to teach business people about how computers functioned, design by Claude E. Shannon.

说明

Warning

实验真的不难,还有助教可询;鼓励讨论学习,禁止直接抄袭。

Warning

一定要注意学术诚信!提交的代码会被查重工具软件检查的!

  • 每一个实验,先跟着每一个实验教程做;然后回答问题,最后提交实验报告

  • 实验报告只写问题部分即可 !!

  • 实验报告模板:template

Verilog 2005标准:standard

日程安排

日程安排

周次

工作日

日期

内容

知识点

第09周

周四

4/18

环境配置

数字信号与FPGA

第10周

周一

4/22

实验1(组合逻辑)、实验2(时序逻辑)

可综合

第10周

周四

4/25

实验3(Verilog迷思)、实验4(FSM)

HDL

第11周

全部

4/29-5/2

劳动节放假🥳

第12周

周一

5/6

实验5(通信接口)

UART、SPI、I2C

第12周

周四

5/9

实验5(通信接口)-II

UART、SPI、I2C

第13周

周一

5/13

实验6(逻辑综合)

ASIC与逻辑综合

第13周

周四

5/16

实验7(存储器)

集成电路存储器

第14周

周一

5/20

数字电路加速器简介

FPGA/ASIC加速器(accelerator)

第14周

周四

5/23

实验8(卷积计算加速)

深度学习加速器

第15周

周一

5/27

实验8讨论

系统设计流程(Top-Down方法)

第15周

周四

5/30

实验8讨论

跨时钟域通信技巧

第16周

周一

6/3

实验8讨论

低功耗设计技巧、数模转换

第16周

周四

6/6

实验8讨论

竞赛大作业排名、学期总结

第17周

待定

待定

期末考试